Fleur Sibileau
Ingénieur Analyse de défaillances, Qualité produits, validation d'équipement
Echangez avec Fleur Sibileau en vousinscrivant gratuitement sur Viadeo.
En poste chez GE Healthcare
Précédents : SERELA, Texas Instruments France
Précédents : Université Poitiers
En résumé
Recherche de nouvelles opportunités professionnelles
Parcours
Responsable technique d'un Dual sourcing - Validation d'équipement
Chez GE HealthcareDe août 2013 à aujourd'huiMise en place d'un dual sourcing avec les US
• Rédaction d’une gamme de fabrication pour des matériaux acoustiques utilisés dans la fabrication de transducteur, rédaction des procédures nécessaires et transfert aux US
• Mesures acoustiques sur de nombreux matériaux utilisés dans la fabrication de ...
Lire la suite
Ingénieur Analyse de défaillances
Chez SERELADe 2009 à septembre 2012Analyse de la sécurité des cartes à puces dans le domaine de la télévision payante
- Préparation d'échantillons (Attaque chimique, bonding, de/repackaging dans de nombreux PCB)
- Mise en place d'un procédé de retrait des couches de circuits électroniques par polissage mécanique, par voie chimique ...
Lire la suite
Ingénieur Analyse de Défaillances - Qualité produits
Chez Texas Instruments FranceDe avril 2002 à août 2009Qualification de nouvelles technologies
Amélioration de la qualité des produits par une analyse complète des produits défaillants afin d'en déterminer le mécanisme de défaillances.
Analyse physique et électrique de circuits électroniques défectueux:
- Préparations d'échantillons (Décapsulation, ...
Lire la suite
Université Poitiers, Poitiers
Master Analyse Microstructurale des Matériaux, Université PoitiersDe septembre 2001 à mars 2002Université Poitiers, Poitiers
Maitrise de sciences physiques, Université PoitiersDe septembre 2000 à septembre 2001Compétences
- Analyse de défaillances
- Carte à puces
- Focus Ion Beam
- Maintenances
- Préparation d'échantillons
- Qualité
- Reverse engineering
- SEM
- Voir toutes les compétences (9)
Profil également visités
- Nicolas Belot
Senior SOC Engineer , Project Manager PMP
- Olivier Penniello
Analog Layout Team Lead, Dialog semiconductor
- José Lopez
Directeur Qualité, HSE, Sureté, Surys
- Lorène Courtade
Ingénieur qualité produit
- Nicolas Bretin
Ingenieur Test et Produit, Texas Instruments
- Christophe Cortemiglia
System Software and Silicon Validation Engineer
- Fabian STEL
Application and Validation (Electronic Engineer), Texas Instrument
- Gerard Laugier
Consultant Senior Test Engineer, Infineon Technologies