Menu

Gayathri MANJU

TOULOUSE

En résumé

Je suis ingénieure en systèmes embarqués spécialisé dans la conception numérique. Actuellement, je suis à la recherche active d'un job dans ce domaine.

Mes compétences professionnelles comprennent:
* Fortes connaissances dans la conception RTL en VHDL et la simulation des tests unitaires en ModelSim.
* Bonne expérience dans la conception d'ASIC et SoC.
* Fortes connaissances de plateforme de développement de Xilinx et Altera FPGA.
* Bonne niveau dans la conception de machines à états et les vérifications de protocoles complexe.
* Bonne connaissances dans le processus de développement d'hardware et software.
* Connaissances des protocoles de communications : UART, SPI, USB.

Si mon profil vous intéresse, n'hésitez pas à me contacter par mail au: gayathri.manju@etu.enseeiht.fr. Merci d'avance!

Mes compétences :
Electronique embarquée
MATLAB
Electronique numérique
C
C++
LaTeX
FPGA
VHDL
ASIC
SoC
ModelSim
Microsoft Windows 7
Linux
RTL

Entreprises

  • École Polytechnique Fédérale de Lausanne (EPFL) - Stagiaire Fin d’Études

    2015 - 2015 Projet: Implémentation d’un IP USB 2.0 pour un récepteur GNSS basé sur FPGA.
    * Mise en œuvre de l'interface USB 2.0 pour la communication entre le récepteur et l'ordinateur.
    * Débits des données obtenues 10X plus rapide.
    * Crée un logiciel basé sur C ++ dans l'ordinateur pour l’extraction de données à partir du récepteur.
  • Vrije Universiteit (VU) - Stagiaire d’Été

    2014 - 2014 Conception d’un Filtre Rétroaction en temps réel.
    * Développement de programme de pilotage pour la configuration de BEAGLEBONE Noir (BBB).
    * Mis en œuvre le protocole SPI sur le cible BBB.
    * La conception d’un circuit ADC pour produire des références de tension pour le filtre.

Formations

  • INP-ENSEEIHT, France

    Toulouse 2013 - 2015 Mastère Internationale

    Modules de base:
    * Conception de FPGA, SoC et ASIC
    * L’Architecture, l'Interfaçage et la Fiabilité des Systèmes Embarqués
    * Conception de Systèmes Analogique et à Signaux Mixtes
    * MEMS et SiP
    Projets:
    * Conception d’un filtre FIR - Mise en œuvre d’un filtre FIR basé de MAC-engine dans l'architecture de transposer sans optimisation manuelle des multiplicateurs sur Xilinx-3E FPGA.
  • LBS Institute Of Science & Technology For Women (Kerala)

    Kerala 2008 - 2012 Bachelor of Technology

    Modules de base:
    * Instrumentation Virtuelle
    * La Programmation de Microcontrôleurs (8051)
    * Capteurs & Réseaux intelligents
    * Robotique et Automatisation Industrielle
    * Systèmes de Contrôle en Temps Discret
    Projets:
    * Le Robot qui trace un labyrinthe – Conception d’un robot qui circule dans un labyrinthe carré (6*6) constitué d'obstacles au niveau des nœuds aléatoires et arrive à la dest

Réseau

Annuaire des membres :