Menu

Jerome DENIS

13100

En résumé

Mes compétences :
Altera
ASIC
Cadence
CPLD
Electronique
Electronique numérique
Express
Flash
FPGA
Microélectronique
ModelSim
SYnopsys
Synthèse
System Verilog
Verilog
VHDL
Xilinx

Entreprises

  • IP Maker - CEO

    2010 - maintenant CEO et Co founder d'IP Maker
  • PLDA - Design Engineer

    2006 - maintenant
  • EDS Answare - Ingénieur en informatique

    2005 - 2006 Evolutions fonctionnelles majeures d’un logiciel de supervision d’essais aéronautiques.
    Développement en langage C++ sous Visual C++ et validation de l’interface graphique.
  • Sous traitant - Ingénieur en électronique numérique

    2004 - 2005 Mission Alcatel CIT
    -Participation au développement d’un contrôleur de station de base pour réseau GSM-GPRS.
    -Développement de FPGA (famille Altera) avec l’outil Quartus.
  • Sous traitant - Ingénieur en électronique numérique

    2003 - 2003 * Mission Wavecom

    Conception logicielle d’un banc de test destiné à la qualification de modules GSM.
    - Réalisation de drivers en langage C, portés sur des microprocesseurs ARM7, pilotant des composants RAM, FLASH, carte SIM, SPI.
    - Création d’Interfaces Homme Machine sous LabWindows.
  • Sous traitant - Ingénieur en électronique numérique

    2001 - 2002 * Mission GIAT Industries

    -Développement de FPGA et de CPLD pour des dispositifs militaires embarqués.
    -Définition d’architectures de composants Actel et Xilinx. Tests et mesures sur carte.
  • Philips Research France - Design Engineer

    2001 - 2001 Conception de divers blocs d’un ASIC pour des Set-Top Boxes MPEG-4.
    - Etude architecturale et conception RTL en langage VHDL.
    - Co-simulation C-VHDL.
    - Synthèse avec une technologie Philips 0,18µm : 0,3mm².

Formations

Réseau

Annuaire des membres :