Jerome Hubert

Jerome Hubert

Ingénieur Concepteur FPGA, Elsys Design
 

En poste chez Elsys Design

Précédents : Astrium, Zodiac Aerospace

 

Précédents : Université De KTH, Supélec

Parcours

Concepteur FPGA

Chez Elsys Design

De novembre 2012 à aujourd'hui
Projets pour le compte de la société MBDA -Conception FPGA Actel Fusion FPGA gérant la configuration d'un FPGA Virtex 5 ainsi que de son PowerPC intégré. Acquisition d'entrées analogiques (Température, Tension). Interfaçage avec mémoires Flash et EEPROM Spi. -Conception IPs FPGA Xilinx ...
Lire la suite
 

Stagiaire concepteur FPGA

Chez Astrium

De avril 2012 à septembre 2012
Stage de fin d'étude chez EADS Astrium, laboratoire numérique d'Elancourt Conception d'un module de déchiffrement basé sur l'algorithme AES destiné à être embarqué dans un FPGA Xilinx Spartan 3.
 

Supélec, Gif Sur Yvette

Ingénieur Supelec, Supélec

De septembre 2009 à septembre 2012
Majeure MNE (Micro et Nano Electronique)
 

Projet de fin d'étude

Chez Zodiac Aerospace

De décembre 2011 à mars 2012
Développement en trinôme de deux versions différentes de l'algorithme LDPC, en langage C, et comparaison des performances de ces deux versions sur Matlab.
 

Supélec, Gif Sur Vette

Supélec

De 2009 à 2012
 

Université De KTH, Stockholm

Electrical Engineer, Université de KTH

De janvier 2011 à juin 2011
 

Compétences

 
  • Apache Subversion
  • C Programming Language
  • FPGA
  • Fusion
  • Linux
  • MATLAB
  • Microsoft Excel
  • Microsoft PowerPoint
  • Voir toutes les compétences (16)

Langues parlées