Loïc Michaut

Loïc Michaut

Enseignant vacataire, INP Toulouse - ENSEEIHT
 

En poste chez INP Toulouse - ENSEEIHT, LAAS-CNRS , Toulouse

Précédents : SERMA INGENIERIE, Adeneo, BiBench, City University London, United Technologies

 

Précédents : ENSEEIHT, Lycée Victor Hugo

 

    En résumé

    Ingénieur Électronique/Instrumentation au LAAS/CNRS Passionné de nouvelles technologies, j'aime le challenge et la compétition. Spécialité: Circuits Intégrés et systèmes embarqués.

Parcours

Enseignant vacataire

Chez INP Toulouse - ENSEEIHT

De octobre 2016 à aujourd'hui
Enseignement portant sur le développement FPGA au sein de la formation électronique de l'ENSEEIHT
 

Ingénieur Electronique (FPGA)

Chez SERMA INGENIERIE

De octobre 2014 à septembre 2016
Ingénieur Electronique FPGA Réalise des tâches telles que: - Conception prototype FPGA - Conception DO-254 FPGA - Rédaction de document de spécification - Tests sur carte FORCE FEEDBACK FOR CONTROL STICK UNIT Projet en 2 phases: - Prototypage + Test d'algorithmes + Rédaction de spécification ...
Lire la suite
 

Stagiaire Ingénieur Electronique

Chez Adeneo

De mars 2014 à septembre 2014
Stage de fins d'études de 6 mois. Travaille au sein du département FPGA d'Adeneo Toulouse Traitement d'image et étude de certificabilité sur SmartFusion2. - Etude de certificabilité des SoC vis à vis de la norme DO-254. - Design et implémentation d'un système de stabilisation d'image. - Codage ...
Lire la suite
 

ENSEEIHT, Toulouse

Ingénieur Electronique, Electronique, spécialisation Circuits Integrés et Systèmes Embarqués

De septembre 2011 à septembre 2014
 

Etudiant ingénieur électronique

Chez BiBench

De février 2014 à mars 2014
Dynamic Burn-In pour DDR Objectif: Design d'une interface FPGA pour réaliser un true dynamic burn-in sur puce DDR en optimisant le taux d’occupation sur la mémoire. - Design d'un module de lecture/écriture sur DDR utilisant un MCB intégré dans une puce Sartan6, plus de 90% de taux d'occupation ...
Lire la suite
 

Stagiaire Ingénieur Electronique

Chez City University London

De juin 2013 à août 2013
Stagiaire ingénieur électonique. Conception d'IP de traitement d'image sur FPGA - Design et implémentation d'un système de détection de bords sur image, fonctionne en temps réel. - Mise en place de la théorie pour réalisation d'algorithme de detection de ligne.
 

Lycée Victor Hugo, Caen

CPGE - Section PSI

De septembre 2008 à juillet 2011
Classes préparatoires aux grandes école
 

Compétences

 
  • ASIC
  • C++
  • Electronique
  • Electronique numérique
  • FPGA
  • Libero
  • MATLAB
  • Microélectronique
  • Voir toutes les compétences (14)

Langues parlées

 

Centres d'intérêt

 
  • Equitation
  • Guitare
  • Longboard
  • Nouvelles Technologies
  • Ordinateurs
  • eSport