Menu

Mathieu DRUESNE

Cachan

En résumé

Ingénieur ECE, diplômé en 2009, spécialisé dans les systèmes embarqués et l'électronique numérique.

Ingénieur FPGA : spécification, développement, vérification, encadrement
Aéronautique / Vidéo
6 ans d'XP

Mes compétences :
VHDL
Hardware
FPGA applications
Conception de systèmes électroniques
Simulation numérique
C bas niveau
Entreprenariat
Python

Entreprises

  • Elsys Design - Ingénieur Electronique - FPGA

    Cachan 2011 - maintenant 2016 Elsys Design, client Sagem DS
    Ingénieur FPGA

    SoC d'incrustation vidéo
    • Spécification du Zynq

    2013 - 2016
    Elsys Design, client Zodiac Aero Electric
    Ingénieur Conception FPGA - Dassault Aviation F5X

    Calculateur de dégivrage (WHCC)
    • Développement VHDL, placement & routage FPGA fonctionnel
    • Simulations Modelsim
    • Pilotage des activité de vérification FPGA (3 personnes)

    Calculateur de distribution électrique (SDSIO)
    • Conception et design de FPGA norme DO
    • Tests sur cible, vérification physique
    • Intégration PLD/HW/SW
    • Développement VHDL, placement & routage FPGA de test


    2012 Elsys Design, client Sagem DS - 10/2011 - 12/2012
    Ingénieur FPGA - LearJet LJ200
    • Rédaction de spécifications FPGA
    • Rédaction de procédures de test physique
    • Passage des tests physique

    Responsable HW d’un calculateur aéronautique – Core-RDC / Airbus A400M
    • Couverture de l’ensemble des activités hardware rattachées aux changements de standard de certification
    • Analyses électriques (schémas électriques, pannes, non-conformités)
    • Planification, pllanification et passage de tests hardware : électrique, température, IO discrètes, CAN, ARINC, claquage & isolement etc.
    • Activité Produit (qualification), suivi de la production et des essais


    2011 Elsys Design, client Morpho - 6 mois
    Ingénieur V&V, Tests et Qualification d’un système électronique – Terminal de Jeux ELITE / FdJ
    • Python / C bas niveau / environnement Linux
    • Validation des évolutions de design du FPGA (Aria II) chargé du traitement vidéo
    • Qualification du système, développement de tests avant entrée en production
  • Sogeti Hi Tech - Ingénieur Etudes

    2010 - 2011 2010 CDI, Sogeti Hi Tech
    Vérification et validation du dossier de spécification et de conception détaillée
    • Projet en C embarqué normé DO 178 B, projet A 400 M (Sagem)
    • Développement d’algorithmes en C, maîtrise d’outils de gestion de configuration (DOORS)
  • Sagem DS - Stagiaire R&D

    2009 - 2009 2009 Stage de 6 mois, Sagem DS (Défense), Paris
    Traitement de flux vidéo Intensified Light / Infra Red sur jumelles de vision nocturne
    • Obtention/ Récupération de l’information utile (chaleur + détails) de chaque flux sur une seule image de sortie vidéo
    • Traitement vidéo Picture in Picture sur FPGA Cyclone III (électronique numérique)
    • Réalisation de cartes électroniques d’interfaces pour permettre l’adaptation/intégration de deux flux vidéo sur une carte électronique ne gérant à l’origine qu’un seul flux
    • Résultat : Réalisation technique d’une maquette fonctionnelle de fusion sur jumelles. : gérant l’IL et l’IR
  • Messier-Dowty - Stagiaire R&D

    2008 - 2008 2008 Stage de 3 mois, Messier-Dowty (Aéronautique), Toronto, Canada
    Trains d’atterrissage pour les avions civils : Réflexions sur une technologie habituellement non utilisée pour les capteurs de proximité et de charge
    • Étude d’impacts et de faisabilité sur une double utilisation de la fibre optique :
    o Capteur de proximité pour remplacer les capteurs électromagnétiques. Présentation d’un rapport synthétique sur les incidences techniques
    o Pour le « Structural Health Monitoring » : détection innovante d’atterrissages dits « durs », recherche sur un système mesurant des efforts – statique et dynamique - appliqués sur le train
    • Prospection commerciale auprès des fabricants de fibre optique :
    o Amorce d’un contact privilégié avec un fournisseur à ce stade de l’étude pour la réalisation de tests
    o Manipulation d’un prototype Optical Sensing Interrogateur (SM130), type réseau de fibre de Bragg

Formations

  • Concordia University (Montréal)

    Montréal 2008 - 2009 Exchange student - fall semester
  • Staffordshire University (Stafford)

    Stafford 2006 - 2007 Exchange student
  • Ecole Centrale D'Electronique ECE

    Paris 2004 - 2009 Systèmes Embarqués

    Associations : Audio & Sono (VP), Gala

Réseau

Annuaire des membres :