Menu

Philippe CROS

Paris

En résumé

Passionné d'électronique, je propose mes services en particulier pour :
- conception et validation de FPGA ou ASIC
- conception de carte électronique
- traitement du signal numérique et analogique
- analyse mathématique ou physique
- durcissement aux SEE
- analyse CEM


Mes compétences :
Verilog
VHDL
Tcl/Tk
Quartus
PSPICE
OrCAD
ModelSim
Java
Csh
Cadence Software
CADSTAR
C++
Actel
Perl/Tk
Xilinx ISE

Entreprises

  • Profession libérale - Expert en électronique

    Paris 2015 - maintenant
  • Amesys - Responsable pôle

    Aix-en-Provence 2011 - maintenant Amesys RSS Toulouse :
    * Management d'équipe de 3 personnes ;
    * Gestion de projets pour Airbus - domaine calculateurs de vol ATSU / FCSC. ;
    * Réponse d'appels d'offre, Fiches d'activité, Avant-vente ;
    * Relationnel client - technique / obtention de projets / culture d'entreprise ;
    * Communication interne - mise en place du retour sur expérience (Listen-learn) ;
  • CRDE - Micro-contrôleur

    2008 - 2011 * Conception, et test d'une carte modem analogique AM Euridis analogique pour EdF, contraintes de production en grande série, CEM, norme RDF2000, analyse de fiabilité. ;
    * Programmation et test de micro-contrôleurs de deux cartes modem à courants porteurs CPL 1200 et 2400 bds. Simulations analogiques, traitement du signal.

    9 mois
    Serma Ingénierie Toulouse :
    * Eurocopter Marignane : Projet GMA, équipement sécuritaire aéronautique DO254 DAL A avec correction de pannes. Réalisation dune carte à micro-contrôleur.
    12 mois * Thalès Avionics Bordeaux : Validation d'un core VHDL DO254 DAL A.
    * Thalès Alénia Space Toulouse : Spécifications d'un système de compression JPEG2000 pour Thalès Alenia Space. ;
  • Freescale - Schneider

    Toulouse 2006 - 2008 * Validation de l'ASICs numérique Odyssée 2, calculateur de télephonie mobile, comportant 96 processeurs mRISC.
    8 mois
    6 mois Schneider Electric Grenoble :
    * Validation d'un disjoncteur électrique comportant un micro-contrôleur. ;
  • PLDA - Responsable du développement de l'activité

    2003 - 2006 15 mois * Responsable du développement de l'activité cartes d'acquisition pour caméras numériques.
    * Développement VHDL pour de nombreux FPGAs Alteras Stratix, Cyclone, APEX, ACEX, FLEX, afin de les adapter aux nouvelles cameras du marché. ;
    * Responsabilité de l'équipe de production de cette famille de cartes, tests et support technique. Etude de faisabilité, coût, délais.
    7 mois
    CNRS d'Orsay :
    * Développement de projets d'électronique numérique, avec responsabilité d'équipe et de budget. ;
    * Conceptions de nombreuses cartes numériques à base de FPGAs (Xilinx, Altera, Actel), pour traitement massif de données, ou bus de communication.
    3 mois * Détachement à Columbia University (New-York) pendant un an en 2000 pour concevoir un ASIC numérique durci aux radiations et SEU, permettant la configuration de l'expérience Atlas du LHC. Composant entièrement satisfaisant à la 1ère fonte.
    8 mois ,
  • CNRS - Ingénieur électronicien

    Paris 1997 - 2002 5 ans
    1 an

Formations

Réseau

Annuaire des membres :