Menu

Vincent GEOFFROY

Colombelles

En résumé

Ingénieur sénior R&D avec 15 ans d’expérience dans la conception de processeurs applicatifs pour systèmes embarqués type Smartphone et tablette numérique. J’ai tenu des rôles techniques et de chefs d’équipes dans un environnement multiculturel et multi sites.
J’ai 3 casquettes
o Technique :
- J’ai travaillé sur toutes les phases de la création d’un circuit intégré du cahier des charges jusqu'à la mise en production en passant par conception détaillé, le codage et les tests.
- Expertise dans les ordres de changement techniques et la validation par Équivalence formelle.
o Programmation :
- Toujours au service de l’exécution du projet j’ai développé des outils logiciels dans différents langages pour au service de besoins, je citerai traitement de gros fichiers de données, analyse de graphes.
o Managériale :
- Organisation, Planification, Reporting d’une équipe internationale avec une part de pilotage à distance.
- Recrutement, Coaching et supervision d’ingénieurs et de stagiaires.

Avec mes 3 casquettes, j’ai un souci du respect des délais et de la qualité des livrables, par le développement d’outils efficaces au service des besoins techniques.
Un gout de l’effort, de la persévérance et de l’endurance acquis lors de défis personnels notamment dans le sport comme le tour du massif du mont blanc en course pied. Exercice que j’ai pu transposer sur mon activité professionnelle.
Enfin, Je suis perçu comme une personne qui vas au bout des choses et que s’y prépare sérieusement.

Mes compétences :
VHDL
Simulation numérique
Visual basic
TCL
PHP
Clearcase
Perl
Excel
Excel VBA
Verilog
UNIX

Entreprises

  • NXP Semiconductors - Ingenieur de conception Digitale Senior

    Colombelles 2015 - maintenant Dans la business line : Secure Mobile Transaction .
  • Samsung Electronics - Ingénieur de conception Digitale Senior

    Saint-Ouen Cedex 2013 - 2015 pour les processeurs d'application multi-coeurs en technologie 28nm et 14 nm

    ►Generation suivante du Exynos 5(28nm) et Exynos 7 + Modem (14nm process driver) prevu d'etre utilise dans les Samsung Galaxy Note.
    ✔ En charge de la conception et de l'integration du sous-systeme Audio Low Power (RTL, UPF et QC)
    ✔ Responsable de tous les CDC (clock domain crossing) checks en utilisant Realintent Meridian CDC
  • Texas Instruments - Ingénieur chef d’équipe de conception R&D

    Villeneuve-Loubet 2006 - 2013 • OMAP4 (sur Amazon Kindle Fire HD), OMAP5 (45nm et 28nm process driver)
    o Conception de composants système, définition des Ent./Sortie – (spécification  synthèse)
    o Intégration de +200 modules en XML(IPXACT), utilisation d’une testabilité et d’une gestion d’alimentation complexes (Création d'un flot de conception RTL à partir du début)
    o Insertion semi-automatique de la gestion d'énergie (isolation et d’adaptation de tension)
    o Livraison mondiale hebdomadaire des spécifications, et des modèles numériques (via un outil de gestion de configuration), incluant test et vérification de qualité
    • OMAPVox (OMAPV1035) : ASIC mixte utilisant un cœur OMAP et un processeur radio digital DRP sur la même puce (4 ans, 4-5 ingénieurs dans et hors site)
    o Gestion de projet :Animation de réunions, planification, reporting, gestion des ressources, évaluation des risques et suivi du calendrier, formation et encadrement des arrivants
    o Collaboration avec les fournisseurs de modules, définitions des livrables et des milestones. Suivi du développement et des problèmes pour plus 90 modules sur 3 sites (France, États-Unis, Inde)
    o Gestion des bugs et des demandes de changement des clients en suivant un processus certifié ISO9001/CMMI. Ajustement, analyse d'impact, solution de contournement, évaluation du calendrier, résolution
    o Soutien des équipes de compilation, d’évaluation de performance et de validation
  • Texas Instruments - Expert Modifications Techniques et vérification par Equivalence Formelle

    Villeneuve-Loubet 2004 - 2013 • Architecte d’outil CAO et de flot de conception innovant
    o Conférencier devant un large public en anglais lors de colloques (voyages multiples à Dallas et Bangalore)
    o Création d’outils et méthodologies pour faire face aux ordres de modifications techniques complexes, utilisé avec succès par TI depuis 2004 (plus de 15000 lignes de Tcl utilisant des algorithmes d’arbre récursif)
    o Développement d’un flot de d’équivalence formelle au niveau système (réduisant par 4 de le temps d’exécution, plus de 3500 lignes de tcl)
    o Travail en étroite collaboration avec les fournisseurs d’outils CAO pour l’intégration des besoins et l’évaluation de leurs nouvelles offres
    o Membre de plusieurs groupes de travail (logiciel / matériel / système / Test / SI) pour assurer la rapidité de résolution des problèmes et élargir les compétences générales
    o Formation, support et animation d’équipes en Inde (Bangalore) et en France
  • Texas Instruments - Ingénieur R&D de conception

    Villeneuve-Loubet 2000 - 2006 Ingénieur R&D de conception de Circuits intégrés digitaux
    • Calypso (HERCROM 400 xx) : Modem Digital pour téléphone GSM
    o Analyse de défaillance : Rapide résolution d’un problème post fabrication suite au développements de nouveaux tests sur silicium et l'examen du code et du chip
    • Leader de l’équipe de conception du DRP test-chip (3 ingénieurs, 2 ans, produit ultra-innovant, premier circuit Radio Fréquence dans une technologie CMOS)
    o Pilotage de la définition de l'architecture, codage en vhdl, assemblage, « Ball Mapping » et multiplexage des Entrées/Sorties (séjour de 1 mois à Dallas)
    o Conception du RTL  GDSII, j’ai acquis une solide expertise dans l'intégration/test de composant analogique dans un contexte numérique
    • 6 projets comme ingénieur de conception Backend & Frontend (120nm à 90nm)
    o Développement de composants: Conception RTL d’une interface mémoire ARM, d’un module de Debug,.. Certains utilisent mes propres générateurs RTL codé en Perl et Tcl
    o Développement Systèmes : Expansion de l’arbre d’horloge en Placement Routage, prise en compte de la carte du client et des perturbations électromagnétiques
    o Validation: Rédaction de la spécification des interfaces Entrée/Sortie
  • Altior - Ingenieur Consultant Conception Digitale

    1999 - 2000 Consultant Conception Digitale à Texas Instruments
    • 2 projets en tant qu’ingénieur Backend
    o Construction du Pinout (Ball Mapping), floorplan et de l’arbre d’horloge
    o Exécution de toutes les synthèses et de l’optimisation post-layout
  • Texas Instruments - Stage étudiant ingénieur numérique

    Villeneuve-Loubet 1999 - 1999 Stage étudiant ingénieur numérique chez Texas Instruments
    • Développement d’un composant d'interconnexion ARM7-DSP (Spécifications, codage RTL, couverture de code, validation, synthèse, Analyse du temps et validation)
  • Mixed Silicon Structure - Etudiant en Microélectronique Analogique

    1996 - 1996 Stage étudiant technicien analogique chez Mixed Silicon Structure
    • Layout d'un amplificateur faible bruit , servant à recevoir des données numériques transmises par un signal radio modulé FSK (usage de Cadence Analog Artist)
  • Etat-Major des Armees - Militaire

    1994 - 1995 Gestion des fournitures de bureau du batiment
    Habilitation au Secret Defense

Formations

Réseau

Annuaire des membres :