Menu

Bertrand LE JONCOUR

VELIZY

En résumé

Ingénieur Hardware

Mes compétences :
Dynamique
Adaptabilité
Electronique numérique
CEM
Orcad
SoC
LTSpice

Entreprises

  • GOOBIE - Ingénieur Hardware

    VELIZY 2015 - maintenant
  • Adeneo - Ingénieur Développement

    2014 - 2015
  • Adeneo - Stagiaire

    2014 - 2014 Plateforme pour la vérification physique de FPGA aéronautique :

    Le but du stage était de définir et de réaliser la plateforme matérielle permettant de dérouler les tests physiques de FPGA aéronautique à partir des stimulis de ModelSim utilisés pour la vérification virtuelle (niveau RTL). Cette plateforme devait permettre d’activer et acquérir les signaux d’entrée / sortie du FPGA en test en temps réel mais également de pouvoir tester le FPGA sur différentes plages de tension, de fréquences d’horloges, de températures.
    Les tâches réalisé pour cette étude ont été les suivantes :
    - Étude de la Co-vérification virtuelle/physique et de la norme DO-254
    - Définition du besoin, rédaction des spécifications de la plateforme (CDC).
    - Échanges avec Entreprise partenaire dans le but de connaitre les impacts physiques de leurs outils (IP VHDL) sur la définition de la plateforme.
    - Définition de l’architecture matérielle, performances, flux de données…
    - Conception de la plateforme de la carte Mère : choix des composants (FPGA, μP, mémoires, interfaces…),
    - Réalisation d’un dossier de conception, détaillant les choix et la configuration retenue de chaque composant.
    - Saisie du schématique sous le logiciel Orcade Capture.
    - Définition du cahier des charges de pré-placement routage.
    - Réflexion sur le travail restant à accomplir.

Formations

  • Université Rennes 1

    Rennes 2013 - 2014 Master 2 Électronique et Télécommunications

    Architecture des Systèmes Électroniques : Architecture des systèmes, des Processeur Embarqués (GPP, GPU, DSP), des Circuits Mixtes (CAN, CNA), Flot de conception, Test et Validation.
    Systèmes Embarqués : Électronique Embarqués (ASIC, FPGA, NIOS), Système Mono Puce (SoC), Temps réel et OS Emb

Réseau

Annuaire des membres :