Menu

Aziz N'DIAYE

TOULOUSE

En résumé

Je suis actuellement en stage de fin d'études chez ELTA/AREVA, je travaille sur l'intégrité de signal des cartes numeriquesa base de FPGAet processeur QorIQ de NXP contenant des bus de types (Pcie, Usb 3.0, SATA etc) .
Je suis à l'écoute d'opportunités.

Mes compétences :
Xilinx
Electronique
VHDL
Radar
Electronique de puissance
Visual Basic
ADS
HFSS
Cadence
MATLAB
C Programming Language
CEM
Sérigraphie
Microsoft Windows
Linux
IBM OS/2
RF
Cartes électronique
Integrité de signal
Pcb

Entreprises

  • ELTA (Filiale AREVA TA) - Stagiaire

    TOULOUSE 2016 - maintenant Etudes SI des cartes numériques à base de FPGA contenant des Bus de communications
    (PCI-E, USB 3.0, SERDES Aurora, Ethernet 10Gbe…)
     Simulation Electromagnétique 2D& 3D, temporelle et fréquentielle sur AWR
     Simulation Pré/post layout avec ADS/SIPro
     Conception d’une carte d’évaluation
     Comparaison simulation et mesure
     Guide de conception et de routage des cartes numériques.
  • Labo IMS - Stagiaire

    2015 - 2015 Bureaux d’études (Master 2)
     Design sous CADENCE d’un oscillateur contrôlé en tension (VCO) @ 2.4 GHz
     Design sous CADENCE d’un amplificateur faible bruit (LNA) @ 2.4 GHz
     Layout sous CADENCE du VCO
  • Labo IMS Bordeaux - Bureaux d'etudes Master

    2015 - 2016  Design sous CADENCE d’un oscillateur contrôlé en tension (VCO) @ 2.4 GHz
     Layout sous CADENCE du VCO
     Design sous CADENCE d’un amplificateur faible bruit (LNA) @ 2.4 GHz

  • Labo IMS - Bureaux d'études Master 1

    2013 - 2014 Conception d'une carte électronique d'interface pour mesure d'impédance
    * Réalisation d'une carte électronique avec des composants traversants et CMS,
    élaboration du cahier des charges, choix des composants, perçage des trous et
    soudure des composants.

    Simulation sous ADS d’une chaîne de transmission RF (émission-réception)
    Conception d’une alarme (FPGA)
    Mesure sous pointes d’un transistor CMOS
  • Departement EEA - Stagiaire

    2013 - 2013 Mission 1: conception d’un circuit imprimé contenant une jauge de déformation utilisée comme capteur de force.
    Mission 2: Coupe de France de robotique : Générer des mouvements en langage C et application au robot Lego.
  • Intevas - Stage

    2012 - 2012
    * Automatisation d'une ligne prototype d'assemblage de serrure de voiture

Formations

  • Université Bordeaux

    Bordeaux 2013 - 2015 Master

    Electronique specialité Intégrité de Signal (spécialité conception de cartes numériques et radiofréquences)
  • Ecole D'Ingenieur CESI D'Angouleme (Bordeaux)

    Bordeaux 2013 - 2013
  • Université Bordeaux

    Bordeaux 2012 - 2013 Licence 3 Électronique, Électrotechnique, Automatique

    Electronique analogique (Transistor MOS, BIP, CMOS)
    Conversion de l'énergie électrique (moteur synchrone, asynchrone, Mcc, transformateur),
    Acquisition et analyse de données (langage C)
    Systèmes analogiques
    Techniques mathématiques
    Physique du composant
    Electromagnetisme
    Automatique , signal aléatoire
    Electronique grands signaux
    Télécommunications
    Du capteur au microsystèmes
    Au
  • IUT Nancy

    Nancy 2009 - 2012 DUT Génie Électrique et Informatique Industrielle

    DUT
    Mathématique - Physique - optoélectronique
    électronique analogique et numérique - électrotechnique - électricité - Transistor Bipolaire et Mos - informatique industrielle - langage C - Visual basique -VHDL- Automatisme- Grafcet - liste d'instruction

    Projets d'étude: Carte électronique

    Etude et realisation d'un radar de recul à base de capteur ultrason
    Programmation microcontrolleur
  • Lycee D'Excellence Seydina Limamoulaye (Dakar)

    Dakar 2008 - 2009 Bac S

    Maths et Physique

Réseau

Annuaire des membres :