Menu

Guillaume DENIS

Toulouse

En résumé

Associé Société TrenCube

“Chez Trencube, nous pensons que les enseignes physiques méritent les mêmes chiffres de progression que les boutiques e-commerce: Nous fournissons des outils d’analyse qui permettent d’obtenir les mêmes performances.”

Je suis Co-fondateur de la société TrenCube http://www.trencube.com

Nous avons mis au point une technologie innovante de détection des smartphones.

Nous sommes capables, en traitant les données récupérées par notre capteur, d'analyser le comportement des possesseurs de smartphone (Plus de 60% des Français sont équipés en smartphones)

Concrètement, nous proposons à nos client de nouveaux leviers pour augmenter leurs performances opérationnelles:

Dans le domaine du commerce et du retail, nous apportons une vision sur le trafic devant le magasin, les taux d'entrées, le temps passé en magasin, les sorties rapides sans achat, la fidélité et la synergie entre magasins.

Nous proposons aux ERP (Aéroport, Gares, musées) l'analyse des comportements à l'intérieur de leurs établissements (chemin empruntés, temps de parcours, zone de fréquentation, Heatmap...)

Pour les municipalités, nous sommes en mesure de réaliser des cartes de flux piétons dans les centres villes et les banlieues de manière à répondre aux besoins des usagers.

Notre technologie est particulièrement simple à installer (aucun travaux et aucun paramétrage) et totalement transparente vis a vis des utilisateurs (aucune application à télécharger).

Mes compétences :
Électronique numérique

Entreprises

  • TRENCUBE - Associé

    Toulouse 2013 - maintenant http://www.trencube.com/
  • TOULOUSE ELECTRICITE - Dirigeant

    2011 - 2013 DIrigeant d'entreprise
    Développement du CA - 90Keuros
    Blogueur spécialisé dans le domaine de l'électricité et du DIY (Do It Yourself) pour les particuliers
    50.000 visiteurs / mois
    + de 1.000.000 visiteurs depuis la création
  • Airbus - Consultant Support outils conception electronique

    Blagnac 2009 - 2011 Assistance flot de conception FPGA / CARTE

    Support Outils
    -Installation et utilisation
    -relations fournisseurs
    -Support Documentaire
    -Scripts de référence
    -Optimisation des performances

    Support Méthodologique
    - Veille technologique
    - Documentation
    - Règles de conception
    - Gestion des propriètés intellectuelles (IP)

    Contexte Aéronautique sous contraintes DO254
  • SAGEM DS - Consultant Electronique numérique / FPGA

    PARIS 2009 - maintenant Portage d’un design sur carte d’évaluation ML555 (Virtex5 LXT50) en vue de tests préliminaires:
    · Allègement du design pour permettre l’adaptation sur cible.
    ·Travail sur les contraintes des liens série rapides (PCIE et liens Fibre Optique).

    Environnement technique : VHDL, FPGA XILINX VIRTEX5, ISE.
  • Alstom Transport - Consultant Electronique numérique / FPGA

    2009 - maintenant Mise à niveau de documentation et relecture de code d’un CPLD en vue de certification :
    ·Relecture de code et écriture de la fiche de relecture.
    ·Rédaction du document de spécification.
    ·Rédaction du document de conception détaillée.

    Environnement technique : VHDL.
  • SAGEM DS - Consultant Electronique numérique / FPGA

    PARIS 2008 - maintenant Validation d’une interface CAMLINK - Gigabit ETHERNET d’un FPGA ALTERA:
    ·Prise en compte des spécifications de besoin et du scénario de validation au niveau carte.
    ·Simulation de l’interface CAMLINK et Gigabit-Ethernet sous Modelsim (VHDL) VHDL :
    Codage des générateurs de trames Ethernet
    Codage du générateur de mire vidéo (CAMLINK)
    Monitoring des interfaces Ethernet
    Automatisation des différents tests

    Environnement technique : VHDL, Modelsim.
  • MBDA Systems - Consultant Electronique numérique / FPGA

    2008 - maintenant Conception et intégration d’un FPGA embarquant une architecture PowerPC:
    ·Formation à l’utilisation du logiciel EDK (Embedded Development Kit) de Xilinx.
    ·Elaboration de l’architecture à base de PowerPC 405 selon la Spécification technique du besoin.
    ·Test fonctionnel de cette architecture sur carte d’évaluation ML405 embarquant un FPGA Virtex4 Fx20 :
    Programmation de test en C
    Simulation sous Modelsim
    ·Intégration au design d’IPs propriétaires :
    Connexion des IPs
    Test de communication entre les IPs
    Synthèse sous Synplify
    Résolutions de problèmes liés à l’encombrement du circuit : travail d’optimisation en surface et en performance
    Placement/routage et tests sur Carte
    ·Rédaction du Dossier d’Architecture et du Dossier de Test et Validation.

    Environnement technique : VHDL, FPGA XILINX VIRTEX4, Modelsim, EDK, Synplify, Analyseur Logique.
  • NETHEOS - Stagiaire

    Montpellier 2007 - maintenant Développement d’un processeur cryptographique sur plateforme FPGA :

    ·Etude des critères communs (Norme ISO15408) permettant la certification des produits liés à la sécurité de l’information.
    ·Implantation d’IP cryptographiques sur FPGA :
    Etude des algorithmes AES, SHA et RSA
    Mise en œuvre et utilisation d’une IP PCI « PCI BRIDGE Opencore »
    Elaboration de testbenchs pour vérifier les comportements des IP
    ·Programmation d’applications visant à tester les IP cryptographiques :
    Développement de programmes en C spécifiques à chaque IP pour les tests
    Modification et optimisation des IP en fonction des résultats obtenus
    ·Recherche d’une architecture globale de cryptoprocesseur possible :
    Etude d’un produit concurrent
    ·Optimisation de l’interface de communication (VHDL).

    Environnement technique : VHDL, C, FPGA XILINX Spartan3, PCI, ISE.
  • Data Systems et Solutions - Consultant Electronique numérique / FPGA

    2007 - maintenant Conception d’un FPGA intégré dans un équipement de contrôle commande pour une centrale nucléaire :

    Projet de gestion d’obsolescence, remplacement d’une partie analogique d’un dispositif de mesure classé sûreté 1E : Niveau maximal de sûreté qui impose une rédaction et une conception détaillée. Conception et validation sont effectuées par 2 personnes différentes.

    ·Ecriture du cahier des charges (soumis à revue).
    ·Choix de la cible (ACTEL eX256, technologie antifusible).
    ·Ecriture des spécifications de conception : définition de l’architecture et de tous les blocs qui constituent le FPGA (soumis à revue).
    ·Codage des différents blocs en VHDL RTL.
    ·Ecriture de Testbench.
    ·Simulation et couverture de code Modelsim.
    ·Synthèse logique avec Precision RTL.

    Environnement technique : VHDL, FPGA ACTEL, Modelsim.
  • CNES / Université de Montpellier II - Stagiaire

    2006 - maintenant Intitulé du projet : « ROBUSTA » ;
    Objectif du projet: Elaboration d’un nano satellite étudiant de l’Université Montpellier 2, embarquant une expérience scientifique en vol, en collaboration avec le Centre National d’Etudes Spatiales ».
    Objectif de l’expérience : Mesure de la dégradation de composants bipolaires en milieu radiatif spatial

    Responsable de la gestion de projet:

    ·Encadrement des équipes de travail.
    ·Gestion des ressources temporelles.
    ·Elaboration de documents normatifs.

    Responsable système :

    ·Rédaction de la phase0 du projet :
    Identification du besoin.
    Etude des effets des radiations en milieu spatial.
    Utilisation et croisement des informations des équipes de travail.

Formations

Réseau

Annuaire des membres :