Olivier Compagnon

Olivier Compagnon

Senior Staff ASIC design engineer, Qualcomm

A l'écoute d'opportunités
 

En poste chez Qualcomm

Précédents : NexVision, ARM AS, Mind, CEA LETI, Texas instruments, Transiciel

 

Précédents : Institut Supérieur D'Electronique Et Du Numérique, Lycée De La Fontaine Des Eaux, Lycée Claudel

 

    En résumé

    De formation Ingénieur ISEN en microélectronique, j'ai effectué tout le début de ma carrière chez Texas Instruments sur la région de Nice. Apres un passage au LETI sur Grenoble, en conception Front End d'IP dans le laboratoire d'intégration systèmes et architectures numériques, j'ai rejoint Mind, afin de participer a la conception de la partie numérique d'Asic, ceci allant de la spécification au design en lui même. J'ai dépassé le 63° parallèle Nord, pour travailler chez ARM sur le développement de réseaux sur puce pour des GPU. J’ai acquis un solide expérience en développement FPGA dans le domaine du traitement vidéo haute définition chez NexVision. Maintenant, je participe activement au développement des Snapdragon chez Qualcomm en Irlande

Parcours

Harware IP FPGA designer

Chez NexVision

De octobre 2014 à août 2017
Participation à la mise en place de regles de developpement de design. Mise en place de procédures de verifications et création de modèles de spécifications. Référent architecture FPGA et méthodologies. Design et implémentation sur FPGA, kintex 7, d'une IP SDI de Xilinx avec surcouche AXI. Reprise ...
Lire la suite
 

Senior Hardware Designer

Chez ARM AS

De juillet 2012 à octobre 2014
Conception d'un NOC (network on chip) pour un GPU (processeur graphique) Écriture de spécification - Codage des différents blocs en verilog Mise en place d'un environnement de test avec assertions en système verilog et utilisation de l'outil Jasper Implementation team: syntheses, ...
Lire la suite
 

Ingenieur conception ASIC Numerique

Chez Mind

De janvier 2011 à juin 2012
Proposition et pilotage d'un comité d’ingénieurs en vue de réaliser une charte éthique de l'entreprise Réalisations techniques •Projet BHAG Synthèses ASIC haute fréquence 2GHz en techno 28nm d'un cœur de DSP •Projet TOETS Support RTL et implémentation FPGA d'un filtre ...
Lire la suite
 

Ingenieur Chercheur

Chez CEA LETI

De juin 2009 à décembre 2010
Définition, architecture et Design d'IP en VHDL pour puce multi-coeurs en collaboration avec ST Microelectronics. - Specification fonctionnelle et design d'IP - Ecriture VHDL et synthèse - Ecriture en mise en place de plan de vérifications Travail collaboratif avec équipe STM pour ...
Lire la suite
 

Ingenieur Conception microelectronique numerique

Chez Texas instruments

De février 2004 à mars 2009
• Projet Kylie (modem 3G pour stack avec OMAP3430) 2007-2009 o IP object leader Design VHDL d’un module de contrôle d’erreur AHB Management des IPs TI et third party • Proposition d’amélioration IP Synopsys pour les besoins du projet • Suivi intégration IP Modifiée ...
Lire la suite
 

Consultant Junior

Chez Transiciel

De mai 2003 à février 2004
Transiciel Ingénieur Consultant Texas Instrument Nice Mai 2003 - Février 2004 • Projet OMAP 730 – Processeur applicatif / GSM Digital intégré o Correction de bugs niveau netlist et validation o Preuve formelle, simulations top level • Projet OMAP 850 - évolution OMAP ...
Lire la suite
 

Compétences

 
  • Architecture systemes
  • ARM
  • Design compiler
  • FPGA
  • IC Compiler
  • IP
  • low power design
  • Modelsim
  • Voir toutes les compétences (18)

Langues parlées

 

Centres d'intérêt

 
  • Bandes Dessinées
  • Directeur d’un tournoi sportif de Softball
  • Responsable Logistique et Matériel club Baseball