Menu

Jean-Yves DUPUY

VINCENNES

En résumé

Responsable d'équipe de recherche à Alcatel-Lucent Bell Labs France, au III-V Lab (laboratoire commun entre Alcatel-Lucent, Thales Research and Technology et le CEA/Leti), menant des activités de recherche appliquée dans le domaine des circuits intégrés ultra-rapides et du packaging fonctionnel pour les communications optiques et radio.

Intérêts de recherche actuels incluant circuits intégrés ultra-rapides, modules et sous-systèmes, ainsi que concepts, partenariats et projets autour des technologies de communication de prochaine génération.

Résumé expérience :
Management d'équipe de recherche : depuis 2012
Management de projet : depuis 2011
Conception de circuits intégrés ultra-rapides : depuis 2005

Publications : http://scholar.google.com/citations?user=0OM8pIEAAAAJ


Mes compétences :
Electronique
Gestion de projet

Entreprises

  • Alcatel-Lucent, Bell Labs France, III-V Lab - Responsable Equipe de Recherche

    2012 - maintenant Développement et pilotage d'une nouvelle équipe de recherche sur le co-packaging et le co-design dédiés aux systèmes de communications très hautes performances.

    Missions :
    • Management d'équipe
    - management des collaborateurs
    - coordination technique
    • Coordination de projet : ANR HENIAC, incluant 6 partenaires français
    • Conception de circuits intégrés analogiques et mixtes ultra-rapides
    - Développement du porte-feuille de circuits
    - Encadrement d'un doctorant
  • Alcatel-Lucent, Bell Labs France, III-V Lab - Ingénieur de Recherche

    2008 - 2012 Etude et démonstration de circuits intégrés et de sous-systèmes à l'état de l'art pour les systèmes de communications de prochaine génération.

    Missions:
    • Conception de circuits intégrés analogiques et mixtes ultra-rapides
    • Coordination d'un groupe de travail multi-site Bell Labs
    • Coordination d'un projet de développement de circuits intégrés pour les communications hertziennes
    • Contributions à des projets de recherche collaboratifs français et européens

    Résultats clés : 
    •Démonstration de circuits intégrés en TBH InP à l'état de l'art pour applications 100G
    • Obtention d'un financement par l'Agence Nationale de la Recherche pour le projet de recherche collaborative HENIAC, commençant en Janvier 2012.
  • Alcatel-Thales III-V Lab - Elève ingénieur en stage de fin d'études

    2005 - 2005 Etude et conception d'amplificateurs distribués en technologie TBH InP pour émetteurs PSBT à 40 Gb/s pour les télécommunications optiques
  • Alcatel-Thales III-V Lab - Ingénieur R&D

    2005 - 2008 Développement de circuits intégrés frontaux pour communications optiques, dans le cadre d'un projet Alcatel-Lucent "fast-lab-to-market" (start-up interne 'IV40GTE') dédié aux produits optiques 40G.

    Missions:
    • Conception de circuits intégrés analogiques ultra-rapides (40 Gb/s), mesures sur tranches et en modules
    • Interface avec les experts système pour l'intégration des prototypes dans l'environnement système
    • Supervision des tests de fiabilité et support au partenaire en charge de l'industrialisation

    Résultats clés :
    • Démonstration d'amplificateurs distribués et d'amplificateurs trans-impédances en technologie TBH InP pour applications 40G
    • Industrialisation de circuits TIA pour des produits photorécepteurs 40G

Formations

Réseau

Annuaire des membres :