Menu

Joby VARGHESE

Toulouse

En résumé

Mes compétences :
Arduino
Ansys/HFSS
Proteus
Keysight/ADS
Conception et simulation d’antennes RF,
Vector Canalyzer
C, C++
Python(Base)
GNU/Linux
Java
TINA
Eagle
Pspice
Cadence
Orcad
Matlab
Programming
Python Programming
Verilog
VHDL
Simulink
Microsoft Windows
Microsoft Excel
Linux
Calibration
C++
C Programming Language
LabView

Entreprises

  • Continental - Ingénieur Logiciel embarquée et radiofréquence(Stagiaire)

    Toulouse 2016 - 2016 Réalisation(s) :
    • Choix de la plate-forme: Arduino Mega et l'affichage avec joystick afin de choisir différentes options à l'écran.
    • Génération de la modulation ASK à 125 KHz sur Arduino.
    • Validation du circuit amplificateur de puissance RF.
    • Conception d'antenne à 125KHz
    • Architecture proposée pour la réception de messages provenant du capteur.
    • Reconfigurabilite de l’outil LF Trigger par le l’utilisateur sur SD card.

    Environnement(s) technique(s) :
    • Arduino Mega ( ATmega 2560)
    • Appareils de mesure : Analyseur de spectre, Oscilloscope Numérique
    • Langage de programmation : C
    • ADS(pour faire matching pour l’antenne)
  • TE Connectivity - Ingénieur de validation de test(Stagiaire)

    Schaffhausen 2015 - 2015 Objectif(s) :
    • l'étude, l’écriture et la mise au point des différents scripts de tests,
    • la mise au point de l’automatisation des tests sur cible en laboratoire
    • la proposition de séquences de tests optimisées pour stresser au mieux le logiciel afin de capturer les défauts au plus tôt dans la phase de développement,
    • la réalisation des rapports de tests et leur intégration dans le système qualité.

    Réalisation(s) :
    • Validation de Test par le logiciel des différents capteurs tels que le capteur de température, capteur d'humidité test.
    • Réalisation de librairie commune pour le mode Calibration de tous les capteurs pour le processus de validation d'étalonnage.
    • Réalisation des rapports de tests et leur intégration dans le système qualité.

    Environnement(s) technique(s) :
    • Vector CANalyzer,JIRA
    • CAN Bus,
    • Window
    • Langage de programmation : CAPL(comme C)
  • IETR Laboratoire, Polytech Nantes - Chercheur(Stagiaire)

    2013 - 2013 Objectif(s) :
    • Mise en oeuvre du codage 3D hamming pour la détection et la correction des erreurs en utilisant le langage VHDL dans le cadre du projet de recherche d’ARDyT
    • L'idée était de détecter et de corriger les multiples erreurs dans les bits utilisés dans le domaine de l’espace et de la télécommunication

    Réalisation(s) :
    • Détecté et corrigé plusieurs erreurs dans les données en utilisant Verilog
    • Réussi à faire la simulation sur Xilinx pour voir les résultats

    Environnement(s) technique(s) :
    • Verilog, VHDL

Formations

  • Ecole Polytechnique De L´Université De Nantes

    Nantes 2014 - 2016 Diplôme d’Ingenieur
  • BKBIET Pilani (Pilani)

    Pilani 2010 - 2014 Licence en Electronique et Télécommunications
  • Birla School (Pilani)

    Pilani 2008 - 2009 Scientific Baccalaureate

Réseau

Annuaire des membres :