Menu

Sebastian ORELLANA

Schaffhausen

En résumé

Sebastian Orellana, Ingénieur en microélectronique et Concepteur de microsystèmes, diplômé de l’ESIEE Paris.
Docteur Mécanique numérique et Matériaux de l'école des Mines-ParisTech.

Au cours de mon parcours universitaire et professionnel, j’ai eu l’occasion de développer des compétences techniques mais aussi transversales. J’ai ainsi été amené à manager des projets, travailler en équipe, et ce, en développant mes compétences linguistiques et communicationnelles dans des environnements internationaux (francophone, hispanique et anglophone).

D’un point de vue plus technique, mes principales compétences incluent les domaines suivants :
- Développement, fabrication et caractérisation de systèmes microélectroniques et MEMS
- Simulation multiphysics par élément finis - Comsol
- Ansys et CoventorWare
- Utilisation du MEB, profilomètre optique, plasma RIE, banc d'essai semi-automatique

N'hésitez pas à me contacter pour toute autre information ou précision sur mes travaux et compétences.

Mes compétences :
Caractérisation électrique
Matériaux
MEMS
Microélectronique
Physique
Physique des semi-conducteurs
Procédés de fabrication
Semiconducteurs
Simulation
Linux
Labview
Electronique
Simulateur

Entreprises

  • TE Connectivity - R&D Process/Product Development Engineer

    Schaffhausen 2016 - maintenant
  • STMicroelectronics - Ingénieur Device

    2016 - 2016
  • STMicroelectronics - Ingénieur Dev. Techno R&D - Doctorant CIFRE

    2012 - 2015 "Développement de structures mobiles embarquées dans les interconnexions des puces microélectroniques.
    Approche multi-échelle du contact mécanique et électrique".
    Travail de recherche, conception, fabrication et caractérisation de systèmes MEMS, au sein d’une équipe de R&D de STMicroelectronics, Rousset - systèmes directement embarqués sur des puces microélectroniques (VLSI - CMOS).
    - design et fabrication,
    - caractérisation mécanique et électrique,
    - simulation multiphysique des dispositifs.
  • STMicroelectronics - Stage Dev. Techno R&D

    2012 - 2012 "Développement de fonctions mécaniques dans les interconnexions métalliques de technologies CMOS".
    Au sein d’une équipe de R&D, j’ai contribué aux processus de fabrication, caractérisation électrique et simulation multiphysique de dispositifs innovants (switches thermo - mécaniques). Le concept ainsi créé a été validé, et son développement est maintenant le point de départ d’un sujet de thèse.
  • Sagemcom - Stage

    Rueil-Malmaison 2011 - 2011 "Étude et implantation sur FPGA d'une méthode de segmentation en couche de document".
    Conception et développement d'un bloc de segmentation d'images en Verilog.
  • Logic Design Solutions - Stage

    2010 - 2010 Développement d'un test pour un contrôleur de périphériques Serial ATA dans FPGA Altera, en utilisant VHDL et C. J'ai mené ce projet du début à la fin, rédaction d'un rapport d'étude sur les travaux réalisés, servant à de nouveaux projets.
  • Movistar - Formateur

    Madrid 2009 - 2009 Formation de nouveaux travailleurs pour un call center de Movistar Espagne. Évaluation et suivi de la qualité des services prodigués par l'équipe aux clients.
  • Enap - Stage

    2008 - 2008 Première expérience professionnelle dans le domaine de l'électronique, travail dans l'équipe de manutention de la raffinerie.
    Contrôle, réparation, manutention.

Formations

  • Mines Paristech

    Sophia Antipolis 2012 - 2016 Doctor of Philosophy (PhD)

    Mécanique numérique et matériaux
  • ESIEE Paris

    Noisy Le Grand 2009 - 2012 Microelectronics - MEMS design

    Spécialisation “Architecte et intégrateur de systèmes électroniques - Concepteur de microsystèmes”.
    Exemples de cours compris dans cette formation : MEMS, semiconducteurs (Diodes/bipolaires/MOS), IC (étapes de procédés de fabrication de la microélectronique), MEMS Design, VHDL, FPGA, systèmes électroniques mixtes
  • Universidad Católica De Valparaíso (Valparaiso)

    Valparaiso 2003 - 2009 Licence d'ingenieur

    électronique

    J'ai la licence d’ingénieur. Actuellement dans la cadre d'un double diplôme avec l'Esiee engineering.
  • Pontificia Universidad Católica De Valparaíso (Valparaiso)

    Valparaiso 2003 - 2009 Bachelor of Applied Science (BASc)

    Une des six premières universités chiliennes, où j'ai étudié notamment la résistance des matériaux, systèmes électroniques, architecture d'ordinateurs, semi-conducteurs (MOS/bipolaires), vision artificielle et MEMS.

Réseau

Annuaire des membres :