Menu

Thierry MILLE

Bois-Colombes

En résumé

De 2006 à 2011 :
IBM - Design Kit Development:
2010-2011 Groupe de dvt software Design Kit
Resp. Migration IT/GSA (Global Storage Architecture)
2006-2010 Spécialiste Cadence Virtuoso - Schematic design. Test Final.
De 2003 à 2006 :
AMCC - R & D Storage and Transport
2003-2006 Ingénieur Resp méthodologie de vérification switch et adapter PRS
Ingénieur Resp. testabilité des produits Resp. méthodologie Front End (Design For Test)
De 1995 à 2003 :
IBM - R & D Storage ,Transport , Micro processeur
2001-2003 Ingénieur Resp. testabilité des produits
IBM Global Services - Services informatiques
2000-2001 Chef de projet Internet/intranet
IBM Global Services - Services informatiques
1995-2001 Chef de projet migration de version progiciel télématique
Resp. développement de serveurs télématiques.
Formateur de progiciel de développement télématique
De 1978 à 1995 :
IBM - R & D Micro processeur - Mémoires
1982-1995 Développeur de logiciel CAO de simulation transistors
Développeur de circuits ASIC s (fonctions mathématiques)
IBM - Manufacturing circuits hybrides packaging céramiques
1978-1982 Technicien de laboratoire d analyses physico-chimiques

Mes compétences :
Cadence
Design
DFT
Édition
SystemVerilog
Virtuoso

Entreprises

  • IBM - Ingénieur développement Design Kit

    Bois-Colombes 2006 - 2009 Dvt progiciels CAO
    Test Final
  • AMCC - Ingénieur DFT et méthodologie de vérification

    2001 - 2005 Ingénieur responsable Testabilité ASIC et méthodologie de vérification

    Chargé de la mise en place des méthodes d'analyse de la testabilité et des structures de tests pour l'ensemble des produits ASIC conçus au Laboratoire de développement de composants.
    Maitrise des outils Cadence DFT EncounterTest

    Réalisation des documents de certification; responsable de la méthodologie de vérification des circuits intégrés intégrant des outils modernes de communication (intranet, langages informatiques associés). Création software des environnements fonctionnels de vérification .
    Mise au point de testbench en SystemVerilog et méthodologie VMM/RVM
    Création de 'Graphical User Interface' visant à favoriser la pratique de l'environnement de vérification et la productivité des équipes de vérificateurs
  • IBM Global Services - Chef de projet intranet/internet

    Bois-Colombes Cedex 2000 - 2001 Développements IRISA

    Responsable de prestations de services Internet et télématiques Participation au développement technique du produit (progiciel de gestion des consommations téléphoniques Grand Public et Professionnel fonctionnant sur l'ensemble du territoire national), participation à la rédaction du cahier des charges, formalisation des documents de spécification, encadrement de 7 personnes. Participation au suivi d'évolution du produit et des développements (par comité de pilotage) - Client France Telecom.

Formations

Pas de formation renseignée

Réseau

Annuaire des membres :