Menu

Cédric DURAND

PARIS

En résumé

Diplômé ingénieur, je suis en poste Responsable développement / Concepteur FPGA à SAGEM DS dans le domaine Aéronautique.

Mes compétences :
Traitement d'images
Développement vhdl
Simulation de model MATLAB/SIMULINK
FPGA applications
Gestion de projet technique

Entreprises

  • Safran Electronics & Defense - Responsable de développement FPGA

    PARIS 2013 - maintenant En responsabilité des développement des FPGA sur différentes applications de l'aéronautique et Défense. Cela englobe tout le cycle en V d'un développement FPGA du recueil de besoins en passant par la définition de l'architecture puis la conception et pour finir la vérification et la certification pour les projets concernant les équipements d'aéronautique civil ou militaire.
  • Sagem Défense Sécurité à Valence - Concepteur FPGA

    2012 - maintenant
  • SAGEM Défense Sécurité - Stagaire R&D d'algorithme de traitement capteur sous MATLAB/SIMULINK et implémentation FPGA

    2012 - 2012 Titre : Evaluation, développement et implémentation d’algorithmes de traitements de capteurs inductifs sur FPGA dans le domaine de l’aéronautique

    • Evaluation des recherches et avancées sur les algorithmes de traitement capteur
    • Prise en main de ces algorithmes et amélioration de la solution de traitement sur MATLAB/SIMULINK
    • Simulations des résultats et prise de décision sur le ou les algorithmes retenus pour l’implémentation sur cible FPGA actel A3P3000
    • Implémentation intermédiaire sur cible dSPACE en C et VHDL
    • Optimisation et rédaction d’un document des performances obtenues

Formations

  • ISEN BREST (Vannes)

    Vannes 2009 - 2012 Robotique

    J'ai intégré l'ISEN Brest après l'obtention du DUT GEII à Rennes puis un passage d'un ans en Angleterre en université pour préparer une licence Electronique

Réseau

Annuaire des membres :