Menu

Eric TAN

ROUSSET

En résumé

20 ans d'expérience professionnelle en analyse de défaillance
Expert en correction et validation de design par FIB
Analyse compétitive de technologie et d'assemblage boîtiers
Synergie et communication entre les équipes
Esprit d'analyse et de synthèse

Mes compétences :
Maîtrise méthodes & outils d’analyse physique
Maîtrise méthodes & outils de tests électriques
Maîtrise méthodes & outils de localisation
Maîtrise correction de design par FIB
Connaissance process & techno fabrication S/C
Connaissance précise fonctionnalité des circuits
Analyses physico chimiques
Microsoft Office, Windows

Entreprises

  • LFoundry Rousset - INGENIEUR EN ANALYSE DE DEFAILLANCE & « DEBUG DESIGN »

    ROUSSET 2011 - 2014 Analyse de défaillance des circuits intégrés à technologie CMOS
    Analyse de défaillance des retours clients
    Analyse compétitive de technologie
    Support correction et "debug design"
    Reporting
  • ATMEL - Technicien sénior en analyse de défaillance

    Rousset 2000 - 2011
  • Atmel - Technicien en analyse de défaillance

    Rousset 1996 - 2000
  • Serma Technologies - Technicien en analyse de défaillance

    Pessac 1995 - 1996
  • Valeo - Technicien en analyse de défaillance

    Paris 1994 - 1995
  • NIRA France - Technicien de maintenance

    1993 - 1994

Formations

Réseau

Annuaire des membres :