Menu

Maël CLÉRAMBAULT

PARIS

En résumé

Ingénieur de formation en éléctronique, de nombreuses expériences dans l'industrie aéronautique. En particulier le developpement logiciel embarqué, les réseaux embarqués et l'architecture système.

Mes compétences :
Système embarqué
Ingénierie système
Aéronautique
Réseaux informatiques & sécurité

Entreprises

  • Appareo Systems - Ingénieur developpement logiciel embarqués

    2014 - maintenant
  • Aeroconseil - Ingénieur Système

    Blagnac 2008 - 2014 Mission pour Messier-Bugatti-Dowty
    - Programme R&T
    - Developpement logiciel de freinage sur IMA (technologie ARINC 653)
    - Language C et SCADE
    - Spécification d'interface A429 et AFDX

    Missions pour Airbus
    – Modélisation et architecture des calculateurs avioniques (pour R&T)
    – Modélisation Fonctionnelle, Modélisation système à l’aide d’un outil propriétaire Airbus
    – Études d’architectures
    – Écriture de scripts Acceleo pour création de rapport et aide à l’analyse
    – Expertise en AFDX (réseaux avioniques embarqués)
    – Gestion et génération de la configuration des switches (A380, A400M, A350)
    – Support aux systèmes utilisateurs
    – Modélisation fonctionnelle des systèmes « Monde ouvert » (A350) à l’aide de l’outil Vitech
    CORE. Écriture de scripts pour extraire les données, réaliser des rapports ansi que générer des
    graphiques.
  • Alten - Developpeur logiciel embarqué

    Boulogne-Billancourt 2007 - 2008 Mission pour Sagem DS
    – Développement en Ada sur des logiciels temps réel de centrales inertielles : adaptation d’un
    logiciel de calibration et réalisation de logiciels instrumentés.
    – Expertise sur logiciels temps réel.
    – Centrales inertielles terrestres, marines, aéronautiques (Airbus A400M, Dassault Rafale)
    – Mise à jour de la chaîne de compilation (Shell UNIX, awk) et de vérification des règles de codage.
  • EPFL - Stagiaire fin d'études

    2006 - 2006 Objet : Modélisation et analyse d’un système d’interconnexion processeurs–mémoires dans un
    système multiprocesseur sans cache.
    – Description : Mise en place du simulateur M5 en vue d’extraire des paramètres statiques et
    dynamiques : Cache / TLB hits et miss, trace des accès mémoires, etc.
    – Modélisation en VHDL du système d’interconnexion mémoire-processeurs propre à l’architec-
    ture proposée.
    – Environnement de travail : C++, Python, C, VHDL, SystemC, Modelsim

Formations

  • Ecole Polytechnique Fédérale De Lausanne (EPFL) (Lausanne)

    Lausanne 2005 - 2006 Nanotechnologies
  • Politecnico Di TORINO (Torino)

    Torino 2004 - 2005 Nanotechnologies
  • Institut National Polytechnique

    Grenoble 2003 - 2006 Nanotechnologies
  • Lycée Blaise Pascal

    Orsay 2000 - 2003

Réseau

Annuaire des membres :